<strong>电路功能与优势</strong>
本电路采用一个具有sub-Hz调谐分辨率的直接数字频率合成器(DDS),作为高性能 ADC 的低抖动采样时钟源。AD9515时钟分配IC 向ADC 提供PECL 逻辑电平。不过,利用AD9515的内部分频器特性,DDS 也可在 AD9515 前端以较高频率工作,有效提高输入压摆率。AD9515 输入方波电路中较高的压摆率有助于降低时钟路径中的宽带抖动。
<strong><font color="#004B85"><a href="http://mouser.eetrend.com/files/2018-01/wen_zhang_/100010087-34617-cn01…:</a></font> </strong>
<span class="download"><a href="http://mouser.eetrend.com/files/2018-01/wen_zhang_/100010087-34617-cn01…;