跳转到主要内容

什么是端接与拓扑?这次说清楚了......

cathy 提交于

<strong>端接目的与种类</strong>

在高速数字系统中,传输线上阻抗不匹配会引起信号反射,减小和消除反射的方法是根据传输线的特性阻抗在其发送端或接收端进行阻抗匹配,从而使源反射系数或负载反射系数为零。

传输线的端接通常采用两种策略:

1)使负载阻抗与传输线阻抗匹配,即终端端接;

2)使源阻抗与传输线阻抗匹配,即源端端接。

<strong>端接策略选择</strong>

如果负载反射系数或源反射系数二者任一为零,反射将被消除。从系统设计的角度,应首选策略1,因其是在信号能量反射回源端之前在负载端消除反射,因而消除一次反射,这样可以减小噪声、电磁干扰(EMI)及射频干扰(RFI),而策略2则是在源端消除由负载端反射回来的信号,只是消除二次反射,在发生电平转移时,源端会出现半波波形,不过由于策略2实现简单方便,在许多应用中也被广泛采用。

<strong>串接端接</strong>

如何完美解决信号端接的困惑?你只需掌握这4种端接方法

cathy /

时钟信号衰减会增加抖动,因此对驱动器输出的端接很重要。为了避免抖动和时钟质量降低的不利影响,需要使用恰当的信号端接方法。这里和大家分享4种端接方法。

● Z<sub>0</sub>是传输线的阻抗;
● Z<sub>OUT</sub>是驱动器的输出阻抗,
● Z<sub>IN</sub>是接收器的输入阻抗。

PS:这里仅显示CMOS和PECL/LVPECL电路。

<strong><font color="#004a85">串行端接</font> </strong>

实际上,因为阻抗会随频率动态变化,难以达到阻抗匹配,所以缓冲器输出端可以省去电阻(R)。

高速电路中电阻端接有什么作用?有哪几种端接方式?

cathy /

先说说电路为什么需要端接?众所周知,电路中如果阻抗不连续,就会造成信号的反射,引起上冲下冲,振铃等信号失真,严重影响信号质量。所以在进行电路设计的时候阻抗匹配是很重要的考虑因素。我们的PCB走线进行阻抗控制已经不是什么高深的技术了,基本上是每个硬件工程师必备的基本能力。那么在具体电路中,只考虑走线的阻抗还不够。实际电路都是由发送端,连线,和接收端共同组成的。我们希望做到的是整个链路的阻抗都是一致的。但是实际电路中很难做到这一点,一般发送端的输出阻抗会比较小,而接收端的输入阻抗又很高,那么要处理好这对矛盾,端接就成为一种很自然的手段。因此,端接的本质依然是阻抗匹配,这个是进行PCB设计的重中之重。
  
常见的端接方式有下面几种:串联端接,并联端接,戴维宁端接以及RC网络端接。下面就简单介绍一下几种端接方式的区别和优缺点。