跳转到主要内容

高频电路

关于高频电路PCB设计,你了解多少?

cathy /

元器件正朝着高速低耗小体积高抗干扰性的方向发展,这一发展趋势对印刷电路板的设计提出了很多新要求。

PCB设计是电子产品设计的重要阶段,当电原理图已经设计好后,根据结构要求,按照功能划分确定采用几块功能板,并确定每块功能板PCB外型尺寸、安装方式,还必须同时考虑调试、维修的方便性,以及屏蔽、散热、EMI性能等因素。

需要工程人员确定布局布线方案,确定关键电路和信号线和布线方法细节,以及应该遵从的布线原则。

PCB设计过程的几个阶段都必须进行检查、分析和修改。整个布线完成后,再经过全面规则检查,才能拿去加工。

<strong>一、引言</strong>

长期以来,设计人员往往将精力花在对程序、电原理、参数冗余等方面的核查上,却极少将精力花在对PCB设计的审核方面,而往往正是由于PCB设计缺陷,导致大量的产品性能问题。

PCB设计原则涉及到许多方方面面,包括各项基本原则、抗干扰、电磁兼容、安全防护,等等。对于这些方面,特别在高频电路(尤其在微波级高频电路)方面,相关理念的缺乏,往往导致整个研发项目的失败。

许多人还停留在“将电原理用导体连接起来发挥预定作用”基础上,甚至认为“PCB设计属于结构、工艺和提高生产效率等方面的考虑范畴”。

干货 | 10大绝招轻松搞定高频电路布线

cathy /

如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要。

<strong>【第一招】多层板布线</strong>

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

<strong>【第二招】高速电子器件管脚间的引线弯折越少越好</strong>

高频电路设计中,如何应对“不理想”的电容与电感?

cathy /

<strong>正确理解AC耦合电容</strong>

在高频电路设计中,经常会用到AC耦合电容,要么在芯片之间加两颗直连,要么在芯片与连接器之间加两颗。看似简单,但一切都因为信号的高速而不同。信号的高速传输使这颗电容变得不“理想”,这颗电容没有设计好,就可能会导致整个项目的失败。因此,对高速电路而言,这颗AC耦合电容没有优化好将是“致命”的。

下面笔者依据之前的项目经验,盘点分析一下我在这颗电容的使用上遇到的一些问题。

最开始要先明白AC耦合电容的作用。一般来讲,我们用AC耦合电容来提供直流偏压,就是滤出信号的直流分量,使信号关于0轴对称。既然是这个作用,那么这颗电容是不是可以放在通道的任何位置呢?这就是笔者最初做高频电路时,在这颗电容使用上遇到的第一个问题——AC耦合电容到底该放在哪。

这里拿一个项目中常遇到的典型通路来分析。

PCB设计中的高频电路布线技巧

cathy /

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCB Layout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。

同种材料时,四层板要比双面板的噪声低20dB.但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

1、高频电路器件管脚间的引线层间交替越少越好

所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。一个过孔可带来约0.5pF的分布电容,减少过孔数能显着提高速度和减少数据出错的可能性。

2、高频电路器件管脚间的引线越短越好

信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

3、高速电子器件管脚间的引线弯折越少越好